Versão 0.1

Palestra: Engenharia Reversa in Silico

Técnicas de execução de engenharia reversa

Nesta palestra serão apresentadas tecnicas de execução de engenharia reversa aplicada a circuitos integrados ao nível do silício. Desde a extração do integrado de dentro de seu respectivo encapsulamento até a análise das camadas do silicio para identificar seus transitores, diodos, resistores e a partir deles entender o funcionamento do integrado.
Tomando como motivação compreender as diversas falhas de segurança a nível de hardware em suas implementações no silicio.

Nesta palestra serão apresentadas técnicas de engenharia reversa aplicadas a componentes letrônicos ao nível de silício que podem ser praticadas por qualquer um que tenha interesse por comprender o funcionamento de circuitos integrados tais como transistores, portas lógicas e até mesmo processadores e memórias.
Em épocas onde falhas de segurança tem sido exploradas ao nível de hardware, tais como a falha Spectra, e sua complementar Meltdown, a exploração do silicio pode fornecer informações valiosas.

Mais informações sobre a falha citada:
Spectre/Meltdown: Falha na qual devido a implementação física dos processadores favorecer a execução especulativa, pode-se induzir o processador a executar um código malicioso ao nível de conseguir o controle do computador.

Info

Dia: 03/05/2019
Hora de início: 22:10
Duração: 00:50
Room: John Perry Barlow - 3º andar BMA
Trilha: Hacking
Língua:

Links:

Comentários

Estamos interessados ​​na sua opinião! Por favor, deixe-nos saber se você gostou deste evento?

Eventos simultâneos